Por favor, use este identificador para citar o enlazar este ítem: http://bibdigital.epn.edu.ec/handle/15000/15229
Título : Implementación en una FPGA de un modulador y demodulador QPSK en banda base
Autor : Solano Yunga, Nelson Bladimir
Palabras clave : Comunicaciones digitales
Sistemas de comunicación
Fecha de publicación : 14-abr-2016
Editorial : Quito, 2016.
Citación : Solano Yunga, N. B. (2016). Implementación en una FPGA de un modulador y demodulador QPSK en banda base. 177 hojas. Quito : EPN.
Resumen : In this Graduation Project designs are shown of a modulator and a demodulator developed in VHDL programming language. Two techniques are employed to design the modulator: Direct Digital Synthesis DDS and Memories Usage for storing the constitutive phases of a QPSK signal. Later for its implementation it is selected the most effective technique based on parameters such number of used elements, power consumption and timing. The demodulator is also designed with the DDS technique, and it is proposed a new way to recover the modulated data using the median technique. Over a Virtex 5 FPGA board both modulator and demodulator are implemented. To evaluate their performance it is designed a set of didactic tests which enable variation of transmission rate, carrier frequency and amplitude of the modulated signal. A graphic user interface and external hardware allow results visualization.
Descripción : En el presente proyecto de grado se muestran los diseños de un modulador y demodulador QPSK realizados con lenguaje VHDL. Para el diseño del modulador se emplean dos técnicas: Síntesis Digital Directa DDS, y Uso de Memorias para el almacenamiento de las fases constitutivas de la señal QPSK. Posteriormente para su implementación se elige la técnica más eficaz tomando en cuenta parámetros como la cantidad de elementos usados, potencia consumida y sincronismo. El demodulador también es diseñado con la técnica DDS, y se propone una nueva forma para recuperar los datos modulados usando la técnica de la mediana. Sobre una tarjeta FPGA VIRTEX 5 se implementan el modulador y demodulador. Para evaluar su funcionamiento se diseña un conjunto de pruebas didácticas que permiten la variación de la velocidad de transmisión, frecuencia de portadora y amplitud de la señal modulada. Los resultados se aprecian mediante una interfaz gráfica en una computadora y la adición de hardware externo.
URI : http://bibdigital.epn.edu.ec/handle/15000/15229
Aparece en las colecciones: Tesis Electrónica y Telecomunicaciones (IET)

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
CD-7004.pdf12,74 MBAdobe PDFVisualizar/Abrir


Este ítem está protegido por copyright original



Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.