Por favor, use este identificador para citar o enlazar este ítem: http://bibdigital.epn.edu.ec/handle/15000/19390
Registro completo de metadatos
Campo DCValorLengua/Idioma
dc.contributor.authorEnríquez Gutiérrez, Edwin Fabricio-
dc.date.accessioned2018-05-04T21:42:34Z-
dc.date.available2018-05-04T21:42:34Z-
dc.date.issued2018-05-04-
dc.identifier.citationEnríquez Gutiérrez, E. F. (2018). Análisis y estudio de la eficiencia del convertidor Buck Síncrono bajo diferentes técnicas de gate driver y red snubber. 160 hojas. Quito : EPN.es_ES
dc.identifier.urihttp://bibdigital.epn.edu.ec/handle/15000/19390-
dc.descriptionEl presente Trabajo de Titulación presenta un análisis y estudio de la eficiencia de un convertidor estático de energía Buck Síncrono. La eficiencia del convertidor será analizada específicamente bajo diferentes técnicas de diseño de Gate Driver y de Red Snubber. Por lo tanto, el objetivo principal que persigue el Trabajo de Titulación es determinar el grado de influencia de este tipo de circuitos para la eficiencia general de un sistema. La cuantificación de la eficiencia del convertidor será mediante curvas de eficiencia medidas experimentalmente, las cuales relacionan el rendimiento del sistema vs la potencia de salida. Se utilizará dos técnicas de diseño de Gate Driver, la primera mediante un criterio convencional a través del circuito integrado comercial IR2110 y la segunda técnica mediante la implementación de un Gate Driver Resonante. La Red Snubber de igual forma, será diseñada bajo dos criterios, el primero con un diseño convencional y el segundo mediante el diseño del Lugar Geométrico de las Raíces (LGR) del sistema. Finalmente se establecerá que técnica de Gate Driver y Red Snubber produce un mejor grado de eficiencia para el convertidor Buck Síncrono en diferentes puntos de potencia y frecuencia de operación.es_ES
dc.description.abstractThis thesis focuses on analyzing and studying the efficiency in the Buck Synchronous converter. Converter efficiency is analyzed with different techniques of Gate Driver and Snubber Network. Therefore, the major aim about the current thesis is to search about influence by these circuits in the system efficiency. Buck Synchronous converter efficiency will be measured with experimental efficiency curves, which relates system performance vs output power. Two Gate Driver techniques will be exposed in this thesis, the first one by means of commercial integrated circuit (IC) IR2110 and the second one by means of Resonant Gate Driver. In the same way, Snubber Network will be designed by two techniques, the first one by means of conventional Snubber Network and second one by means of Root Loci method. Finally, the thesis results will define about of better Gate Driver and Snubber Network design. These results take into account the converter efficiency in different operating conditions.es_ES
dc.description.sponsorshipPozo Palma, Paúl Marcelo, directores_ES
dc.language.isospaes_ES
dc.publisherQuito, 2018.es_ES
dc.rightsopenAccesses_ES
dc.subjectELECTRÓNICAes_ES
dc.subjectPOTENCIAes_ES
dc.subjectMÁQUINAS ELÉCTRICASes_ES
dc.titleAnálisis y estudio de la eficiencia del convertidor Buck Síncrono bajo diferentes técnicas de gate driver y red snubberes_ES
dc.typebachelorThesises_ES
Aparece en las colecciones:Tesis Electrónica y Control (IEC)

Ficheros en este ítem:
Fichero Descripción TamañoFormato 
CD-8776.pdf2,52 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.