Por favor, use este identificador para citar o enlazar este ítem: http://bibdigital.epn.edu.ec/handle/15000/6172
Registro completo de metadatos
Campo DCValorLengua/Idioma
dc.contributor.authorCaizapanta González, Alex Eduardo-
dc.contributor.authorEnríquez Valenzuela, Julio Edison-
dc.date.accessioned2013-04-22T18:21:58Z-
dc.date.available2013-04-22T18:21:58Z-
dc.date.issued2013-04-22-
dc.identifier.otherT-IE/3752/CD 4827-
dc.identifier.urihttp://bibdigital.epn.edu.ec/handle/15000/6172-
dc.description.abstractEste proyecto está organizado de la siguiente manera: En el Capítulo 1 se hace una introducción a los Sistemas Microprocesados, se empieza con un análisis de las arquitecturas de Von Neumann y Harvard, además una descripción acerca de los conjuntos de instrucciones utilizados en microprocesadores tipo RISC (Reduced Instruction Set Computer) y tipo CISC (Complex Instruction Set Computer). En el Capítulo 2 se describe el proceso de diseño de las distintas etapas de un microprocesador de 8 bits basados en la arquitectura de Von Neumann utilizando lenguaje VHDL, además el bloque de memoria es implementado mediante la utilización de IP - CORES. En el Capítulo 3 se describe el proceso utilizado para la implementación de un microprocesador de 8 bits utilizando una FPGA SPARTAN - 3E de XILINX, se realizan las pruebas del diseño elaborado y se hace un análisis de resultados basados en un conjunto de prácticas de laboratorio aplicando mnemónicos propietarios diseñados para programar el dispositivo. En el Capítulo 4 se presentan las conclusiones y recomendaciones que se obtuvieron de la realización del presente proyectoes_ES
dc.description.sponsorshipAlvarez Rueda, Robin Gerardoes_ES
dc.language.isospaes_ES
dc.publisherQUITO/EPN/2013es_ES
dc.rightsopenAccess-
dc.rights.urihttps://creativecommons.org/licenses/by-nc-nd/4.0/-
dc.subjectSISTEMAS MICROPROCESADOSes_ES
dc.subjectDISPOSITIVOS LOGICOS PROGRAMABLESes_ES
dc.subjectMICROPROCESADORESes_ES
dc.titleDiseño, simulación e implementación de las distintas etapas de un microprocesador de 8 bits, basadas en dispositivos lógicos programables FPGAs, orientado a la realización de prácticas de laboratorio de sistemas microprocesados avanzadoses_ES
dc.typebachelorThesises_ES
Aparece en las colecciones:Tesis Electrónica y Telecomunicaciones (IET)

Ficheros en este ítem:
Fichero Descripción TamañoFormato 
CD-4827.pdfTesis completa30,9 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.