Por favor, use este identificador para citar o enlazar este ítem: http://bibdigital.epn.edu.ec/handle/15000/2730
Título: Diseño e implementación de un sistema de adquisición, compresión y almacenamiento de imágenes empleando VHDL (VHSIC hardware description language) y FPGAs (field programmable gate arrays)
Autor: Jiménez Espinosa, Pablo Xavier
Palabras clave: LENGUAJE VHDL
CODIFICACION BASELINE
SISTEMAS DIGITALES
TEORIA DE LA INFORMACION Y CODIFICACION
LENGUAJES DE DESCRIPCION DE HARDWARE
COMPRESION DE IMAGENES
Fecha de publicación: 1-feb-2011
Editorial: QUITO/EPN/2011
Resumen: El presente trabajo pretende demostrar el potencial que poseen los FPGAs actuales y el lenguaje de descripción de hardware VHDL para sintetizar, a nivel de hardware, algoritmos complejos; tal es el caso del esquema de codificación Baseline del estándar JPEG para la compresión de imágenes, mediante el uso de los estilos descriptivos que posee el lenguaje VHDL. Para ello se utiliza el módulo de desarrollo Spartan-3A Starter Kit Board, que posee un FPGA XC3S700A de la Familia Spartan-3A de Xilinx y la herramienta de desarrollo ISE Foundation 10.1. El sistema diseñado admite los datos de una imagen monocromática de 160x120 pixeles sin comprimir, y devuelve los datos de la imagen comprimida con el formato de archivo JFIF para imágenes. Además se emplea una interfaz gráfica de usuario, desarrollada con el entorno de programación gráfica GUIDE de Matlab, para la interacción con el sistema diseñado y la visualización de resultados
URI: http://bibdigital.epn.edu.ec/handle/15000/2730
Tipo: bachelorThesis
Aparece en las colecciones:Tesis Electrónica y Telecomunicaciones (IET)

Ficheros en este ítem:
Fichero Descripción TamañoFormato 
CD-3390.pdfTesis completa6,82 MBAdobe PDFVisualizar/Abrir


Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons Creative Commons