Please use this identifier to cite or link to this item: http://bibdigital.epn.edu.ec/handle/15000/7393
Full metadata record
DC FieldValueLanguage
dc.contributor.authorBravo López, Nelly Alexandra-
dc.date.accessioned2014-05-21T15:38:31Z-
dc.date.available2014-05-21T15:38:31Z-
dc.date.issued2014-05-21-
dc.identifier.otherT-IE/3932/CD 5549-
dc.identifier.urihttp://bibdigital.epn.edu.ec/handle/15000/7393-
dc.description.abstractLas redes Banyan son un tipo de red de interconexión multi-etapa (MIN) usadas tanto en el área de procesamiento paralelo, así como en la arquitectura de switches y routers de alta velocidad. En este proyecto se toma como caso de estudio una red de 8x8 implementada con elementos de conmutación Banyan duales y se analiza cómo varía el desempeño de la red al incrementar el tamaño de los buffers internos. Para esto se presenta un análisis matemático basado en Cadenas de Markov, se describe la red usando VHDL (VHSIC Hardware Description Language) y se procede a su simulación y posterior implementación en un FPGA. Finalmente, se presentan y evalúan los resultados obtenidos, contrastando lo obtenido teóricamente con lo obtenido en la simulaciónes_ES
dc.description.sponsorshipBernal Carrillo, Iván Marceloes_ES
dc.language.isospaes_ES
dc.publisherQUITO/EPN/2014es_ES
dc.rightsopenAccess-
dc.rights.urihttps://creativecommons.org/licenses/by-nc-nd/4.0/-
dc.subjectSISTEMAS DIGITALESes_ES
dc.subjectINGENIERIA DE TRAFICOes_ES
dc.subjectREDES DE CONMUTACIONes_ES
dc.subjectSIMULACION POR COMPUTADORes_ES
dc.titleAnálisis, simulación e implementación de una red de conmutación tipo Banyan empleando un FPGA (Field Programmable Gate Array)es_ES
dc.typebachelorThesises_ES
Appears in Collections:Tesis Electrónica y Telecomunicaciones (IET)

Files in This Item:
File Description SizeFormat 
CD-5549.pdfTesis completa16,91 MBAdobe PDFView/Open


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.