Please use this identifier to cite or link to this item:
http://bibdigital.epn.edu.ec/handle/15000/2730
Title: | Diseño e implementación de un sistema de adquisición, compresión y almacenamiento de imágenes empleando VHDL (VHSIC hardware description language) y FPGAs (field programmable gate arrays) |
Authors: | Jiménez Espinosa, Pablo Xavier |
Keywords: | LENGUAJE VHDL CODIFICACION BASELINE SISTEMAS DIGITALES TEORIA DE LA INFORMACION Y CODIFICACION LENGUAJES DE DESCRIPCION DE HARDWARE COMPRESION DE IMAGENES |
Issue Date: | 1-Feb-2011 |
Publisher: | QUITO/EPN/2011 |
Abstract: | El presente trabajo pretende demostrar el potencial que poseen los FPGAs actuales y el lenguaje de descripción de hardware VHDL para sintetizar, a nivel de hardware, algoritmos complejos; tal es el caso del esquema de codificación Baseline del estándar JPEG para la compresión de imágenes, mediante el uso de los estilos descriptivos que posee el lenguaje VHDL. Para ello se utiliza el módulo de desarrollo Spartan-3A Starter Kit Board, que posee un FPGA XC3S700A de la Familia Spartan-3A de Xilinx y la herramienta de desarrollo ISE Foundation 10.1. El sistema diseñado admite los datos de una imagen monocromática de 160x120 pixeles sin comprimir, y devuelve los datos de la imagen comprimida con el formato de archivo JFIF para imágenes. Además se emplea una interfaz gráfica de usuario, desarrollada con el entorno de programación gráfica GUIDE de Matlab, para la interacción con el sistema diseñado y la visualización de resultados |
URI: | http://bibdigital.epn.edu.ec/handle/15000/2730 |
Type: | bachelorThesis |
Appears in Collections: | Tesis Electrónica y Telecomunicaciones (IET) |
Files in This Item:
File | Description | Size | Format | |
---|---|---|---|---|
CD-3390.pdf | Tesis completa | 6,82 MB | Adobe PDF | View/Open |
This item is licensed under a Creative Commons License